02
2026-03AMD新专利拟将3D堆叠引入L2缓存 追求极致的低延迟
發(fā)布時(shí)間:2026-03-02 04:14:22 來源:AMD新专利拟将3D堆叠引入L2缓存 追求极致的低延迟 點(diǎn)擊數(shù):7446
AMD新专利拟将3D堆叠引入L2缓存 追求极致的低延迟體育·APP,??六合生七星??現(xiàn)在下載安裝,周周送518。是業(yè)內(nèi)權(quán)威平臺(tái),提供安卓、IOS、平臺(tái)app(客戶端)下載,讓您擁有多種游戲不同體驗(yàn),歡迎加入!
相關(guān)推薦: 1.2.3.4.5.6.7.8.9.10.11.12.13.14.15.16.17.18.19.20.21.22.23.24.25.26.27.28.29.30.
AMD新專利擬將3D堆疊引入L2緩存 追求極致的專利追求低延遲2026-01-18 11:06:54????来源:哈基米????????浏览量:加载中...AMD近期发布了一篇题为《平衡延迟堆叠式缓存》的研究论文,正式披露了其在处理器架构设计上的堆叠引的低最新探索方向。这项专利注册号为 US20260003794A1 的缓存技术展示了苏妈的野心,那就是延迟试图将3D堆叠技术引入L2缓存(二级缓存),以在寸土寸金的专利追求芯片面积上实现更极致的低延迟表现。

提起堆叠缓存,DIY玩家们最熟悉的缓存莫过于让AMD在游戏领域的3D V-Cache技术。该技术利用硅通孔(TSV)将缓存颗粒直接垂直封装在计算核心之上,延迟从而获得巨大的专利追求带宽优势。目前的堆叠引的低第二代3D V-Cache技术已经通过将缓存垫在计算芯片与基板之间,有效解决了散热积热问题,缓存并已成功应用于锐龙Ryzen 9000X3D系列消费级处理器以及部分EPYC服务器处理器上,延迟显著扩充了L3缓存容量。专利追求

既然L3堆叠已经玩得炉火纯青,AMD自然将目光投向了更贴近核心的缓存L2缓存。在最新的专利说明演示中,AMD展示了一种由4个512KB区块组成的堆叠式L2缓存方案,合计容量达到2MB,最大甚至可扩展至4MB。这种“赛博搭积木”的思路,有望再次改写处理器性能释放的逻辑。

AMD在论文中详细指出,得益于堆叠式缓存直接坐落于基础芯片上方,这种垂直架构相较于需要在平面上额外绕线布局的传统方式,拥有极具优势的物理距离。根据官方数据,传统的平面式1MB L2M缓存典型延迟约为14个时钟周期,而采用堆叠设计的同容量缓存可将延迟压缩至12个时钟周期。虽然看似只有2个周期的提升,但在高频次的数据交换中,这种微小的累积足以带来质的飞跃。

除了性能提升,能效比也是这次“整活”的重点。由于存取周期的缩短,缓存单元的激活时间得以减少,系统能更迅速地从工作状态切换回空闲状态。再加上垂直布线带来的信号负载降低,这两个特性叠加在一起,能有效压低芯片功耗。虽然AMD尚未给出该技术落地的具体时间表,但这波操作无疑给隔壁还在挤牙膏的友商又上了一课强度,至于何时能在新一代锐龙上体验到“堆叠L2”的黑科技,我们不妨拭目以待。
- 超級(jí)杯|恩科洛洛等4人迎來國安生涯首秀
- Intel Panther Lake核顯四大天王!竟然有掌機(jī)專供
- 楊瀚森突破轉(zhuǎn)身拋投打進(jìn),隨后背身靠打翻身勾手命中連拿4分
- 一人扛起藍(lán)月全部火力!曼城最近7粒英超進(jìn)球,由哈蘭德一手包辦
- 國家發(fā)改委:存儲(chǔ)芯片處于上漲周期 年內(nèi)延續(xù)上漲 將向下游傳導(dǎo)
- 網(wǎng)友稱乘客在火車內(nèi)吸煙 12306:普速列車車廂連接處允許吸煙
- 此前已被皇仁拒絕,記者叕辟謠:巴黎也無意免簽33歲中衛(wèi)范迪克
- TA:曼聯(lián)稱若不漲球票價(jià)格無法承受運(yùn)營成本上漲,原計(jì)劃漲價(jià)20%
- 太陽報(bào):魯尼兒子已收到曼聯(lián)的續(xù)約提議,年薪有望達(dá)到五萬鎊
- 馬洛塔:不談?wù)撊谕醯蜿?duì)要有雄心續(xù)約小因已有堅(jiān)實(shí)基礎(chǔ)


